цифровая электроника
вычислительная техника
встраиваемые системы

 

Распространение архитектуры RISC-V и Celerity

Автор: Mike(admin) от 11-09-2017, 19:55

RISC-V продолжает повышать свою траекторию популярности, поскольку фонд RISC-V продолжает налаживать партнерские отношения с научными кругами и компаниями по всей отрасли.


RISC-V

Фонд RISC-V продолжил наращивать свой импульс распространения, объявив о присутствии ISA с открытым исходным кодом на HOT CHIPS 29 – симпозиуме, посвященном высокопроизводительным процессорам и интегральным схемам, проводимым ежегодно в Кремниевой долине в середине августа. Выступая с презентациями разработчики рассказали о текущем прогрессе и амбициях целей фонда.


Партнерство SiFive Freedom и Rambus


SiFive стала первой компанией, которая выпускает чипы специально для архитектуры RISC-V. Создав свою первую кампанию на краудфандинговой основе в 2016 году, SiFive попытался предоставить RISC-V в руки любителей и коммерческих компаний, предлагая готовые или индивидуальные решения. Недавно SiFive объявил о новом партнерстве с Rambus, полупроводниковой компанией с широким спектром элементов памяти, интеллектуальных датчиков и систем безопасности. В этом конкретном партнерстве Rambus будет предоставлять SiFive криптографические ядра, которые будут реализованы на чипе SiFive Freedom для повышения безопасности, особенно для приложений IoT.


Партнерство с Rambus является первым. И это говорит о том, что SiFive будет налаживать еще много других партнерских отношений, как часть схемы совместного использования интеллектуальной собственности DesignShare. DesignShare помогает упростить партнерские отношения с новыми полупроводниковыми и персонализованными компаниями благодаря недорогому или беспроцентному обмену интеллектуальной собственности. Это ускоряет разработку новых продуктов или платформ, что дает новые и интересные возможности, которые не были доступными раньше.


Celerity: использование RISC-V для ускорения разработки


Celerity – это система-на-кристалле (SoC), созданная исследователями из Калифорнийского университета в Сан-Диего, Мичиганского университета, Корнелла и UCLA. Она описывается как «первая открытая многоуровневая система ускорителей на чипе с ускорителем нейронной сети и 511 процессорными ядрами RISC-V». Разаработчики утверждают, что Celerity является «самым сложным чипом, когда-либо созданным в академических кругах».


Celerity

Celerity имеет пять ядер RISC-V. Микросхема размером 5x5 мм вмещает 360 миллионов 16-нм транзисторов, 617 МГц бинаризованную нейронную сеть и 496 ядер RISC-V. От прототипа до изготовления серийной продукции потребовалось 9 месяцев и 1.3 миллиона долларов, что является тривиальным в индустрии SoC. Celerity была разработана в соответствии с программой CERTUS, финансируемой DARPA.




© digitrode.ru


Теги: RISC-V



   Благодарим Вас за интерес к информационному проекту digitrode.ru.
   Если Вы хотите, чтобы интересные и полезные материалы выходили чаще, и было меньше рекламы,
   Вы можее поддержать наш проект, пожертвовав любую сумму на его развитие.


Уважаемый посетитель, Вы зашли на сайт как незарегистрированный пользователь.
Мы рекомендуем Вам зарегистрироваться либо войти на сайт под своим именем.

Комментарии:

Оставить комментарий